"); //-->
ACC-5595-208 350-805595-208N 有时也以布局形式提供
硬核(或硬宏)是模拟或数字IP核,其功能不能被芯片设计者显著修改。这些通常被定义为特定工艺技术的低级物理描述。硬核通常为其特定技术提供更好的芯片时序性能和面积预测。[需要引用]
模拟的和混合信号逻辑通常作为硬核分布。因此,模拟IP(塞尔德斯,PLL,数(字)-模(拟)转换器,物理输出核心,物理等。)以晶体管布局格式提供给芯片制造商(例如GDSII).数字IP核有时也以布局形式提供。
低级晶体管布局必须服从目标铸造的过程设计规则。因此,为一个铸造厂的工艺交付的硬核不能容易地移植到不同的工艺或铸造厂。商业代工运营商(如国际商用机器公司,日本富士通公司,三星电子,全音阶的第七音等。)提供为自己的铸造工艺构建的各种硬宏IP功能,有助于确保客户锁定。
IP核的来源[编辑]许可功能[编辑]许多最著名的IP核是软微处理器设计。他们的指令集从小型8位处理器,如8051和电影,到32位和64位处理器,如ARM架构或者RISC-V架构。这些处理器构成了许多人的“大脑”嵌入式系统。他们通常是RISC指令集而不是CISC指令集喜欢x86因为需要较少的逻辑。因此,设计更小。此外,x86领先企业英特尔和AMD严格保护其处理器设计的知识产权,并且不使用这些知识产权商业模式为了他们的x86-64几行微处理器。
IP内核也可用于各种外设控制器,例如PCI Express,同步动态随机存取记忆体(Synchronous Dynamic random access memory),以太网,液晶显示器,AC'97音频,以及通用串行总线。许多接口需要数字逻辑和模拟IP内核来驱动和接收高速、高电压或高阻抗芯片外的信号。
*博客内容为网友个人发布,仅代表博主个人观点,如有侵权请联系工作人员删除。